Handledningar

▷ Vad är processorbanor och vikten av flera

Innehållsförteckning:

Anonim

I den här artikeln kommer vi att förklara vad LANES för processorn är. Men innan vi måste veta vad som är PCI Express (Peripheral Component Interconnect Express), officiellt förkortat PCIe eller PCI-e, är det en höghastighetsdator för expansionsbuss för datorer, utformad för att ersätta äldre bussstandarder som PCI, PCI-X och AGP.

Innehållsindex

Vad är PCI Express-gränssnittet och hur fungerar det?

PCIe har många förbättringar jämfört med äldre standarder, inklusive högre maximal bussbussprestanda, lägre antal I / O-stift och mindre fysiskt fotavtryck, bättre skalförmåga för bussenheter, Mer detaljerad feldetekterings- och rapporteringsmekanism (Advanced Error Reporting, AER och native hot-swap-funktionalitet. Dessutom tillhandahåller de senaste ändringarna av PCIe-standarden hårdvarusupport för I / O-virtualisering.

Vi rekommenderar att du läser vår artikel om de bästa processorerna på marknaden

Det elektriska gränssnittet PCI Express, som definieras av antalet körfält, används också i en mängd andra standarder, särskilt ExpressCard-anteckningsbokens utvidgningskortgränssnitt och SATA Express och M.2 lagringsgränssnitt. Formatspecifikationerna upprätthålls och utvecklas av PCI-SIG (PCI Special Interest Group), en grupp på mer än 900 företag som också upprätthåller de konventionella PCI-specifikationerna. PCIe 3.0 är den senaste standarden för expansionskort, som är i produktion och tillgänglig på konventionella persondatorer.

Punkt-till-punkt topologi

Konceptuellt är PCI Express-bussen en höghastighetsseriell ersättning av den tidigare PCI / PCI-X-bussen. En av de viktigaste skillnaderna mellan PCI Express-bussen och den äldre PCI är busstopologin; PCI använder en delad parallell bussarkitektur, där PCI-värden och alla enheter delar en gemensam uppsättning adresser, data och kontrolllinjer. Däremot är PCI Express baserat på en punkt-till-punkt-topologi, med separata seriella länkar som ansluter varje enhet till rotkomplexet. På grund av den delade busstopologin är åtkomsten till den äldsta PCI-bussen skiljad och begränsad till en master åt gången, i en riktning. Det äldre PCI-klockschemat begränsar också bussklockan till bussens långsammaste kringutrustning. Däremot stöder en PCI Express-busslänk full duplexkommunikation mellan två slutpunkter, utan någon inneboende begränsning för samtidig åtkomst genom flera slutpunkter.

När det gäller bussprotokoll är PCI Express-kommunikation inkapslad i paket. Datapaket- och packningsarbetet och statusmeddelandetrafiken hanteras av transaktionslagret i PCI Express-porten. Radikala skillnader i elektrisk signalering och bussprotokoll kräver användning av en annan mekanisk formfaktor och expansionsanslutningar. PCI-kortplatser och PCI Express-platser är inte utbytbara. På mjukvarunivå upprätthåller PCI Express bakåtkompatibilitet med tidigare PCI-versioner.

Vad är Processor PCI Express LANES

PCI Express-länken mellan två enheter kan bestå av en till 32 körfält. På en länk med flera banor bryts paketdata upp i rader och den maximala datauppgången skalas med den totala länkbredden. Spårräkningen förhandlas automatiskt under enhetsinitieringen och kan begränsas av någon av slutpunkterna. Exempelvis kan ett PCI Express-kort med en enda körfält (× 1) sättas in i ett fält med flera banor (× 4, × 8, etc.), och initialiseringscykeln förhandlar automatiskt till det högsta antalet körfält med ömsesidigt stöd.. Länken kan konfigureras dynamiskt för att använda färre körfält, vilket ger feltolerans vid felaktiga eller opålitliga körfält. PCI Express-standarden definierar luckor och kontakter för flera bredder: × 1, × 4, × 8, × 12, × 16 och × 32. Detta gör att PCI Express-bussen kan betjäna både kostnadskänsliga applikationer där high-end inte krävs prestanda såväl som kritiska prestandaapplikationer som 3D-grafik, nätverk och lagring av företag.

En körfält består av två differentiella signalpar, med ett par för att ta emot data och det andra för överföring. Därför består varje bana av fyra signalkablar eller spår. Konceptuellt används varje körfält som en full-duplex-byte-ström som transporterar datapaket i åtta-bitars “byte” -format samtidigt i båda riktningarna mellan ändpunkterna för en länk. PCI Express-fysiska länkar kan innehålla en till 32 körfält, mer exakt 1, 2, 4, 8, 12, 16 eller 32 körfält. Spårräkningar skrivs med ett prefix “×” (till exempel, “× 8” representerar ett kort med fyra banor eller kortplats), där × 16 är den största storleken för vanligt bruk. Spårens storlekar nämns också genom termerna "bredd" eller "till och med", till exempel kan en spår med åtta fält kallas "per 8" eller som "8 spår bred".

PCIe-körfält används på vissa ställen i din dator. Din CPU har ett visst antal av dem, minst 16, anslutna mellan den och minst en 16x plats på moderkortet. Dessa körfält används vanligtvis för grafikkort, antingen med ett kort som använder hela kanalen eller med flera kort, var och en med en del av kanalen. Vissa CPU: er har fler grafikkortsfält, vissa av Intel X-seriens CPU: er har upp till 40 eller mer.

Vissa körfält ansluter sin CPU till plattformsstyrenhetens hub (PCH). Intel kallar dessa banor DMI, men de är faktiskt samma som PCIe. Från PCH går PCIe-banorna till sin SATA-styrenhet, dess NVMe-kompatibla M.2-plats, USB-drivrutiner och olika PCIe-kortplatser på moderkortet för saker som nätverkskort, TV-mottagarkort och mer. PCH fungerar som en multiplexerare och i slutändan måste alla dessa enheter dela de tillgängliga DMI-banorna när de kommunicerar med CPU eller huvudminnet.

Vi rekommenderar att du läser vårt inlägg om de bästa processorerna på marknaden

Detta slutar vår artikel om processor LANES och vad de är till för. Förhoppningsvis har det varit användbart för dig.

Handledningar

Redaktörens val

Back to top button