processorer

Amd zen 2 skulle ha dubbelt l3-cachen enligt sandra

Innehållsförteckning:

Anonim

Caching är en mycket viktig del av moderna processorer, och en stor förändring i denna del av chipet innebär vanligtvis att stora förbättringar kommer i den totala processorn. SANDRA pekar på starka modifieringar av Zen 2 L3-cachen.

SANDRA riktar sig till 32 MB L3-cache för varje 8-kärnig Zen 2-chiplet

En post i SiSofts SANDRA-databas visar data om en AMD EPYC AMD-processor och belyser cachehierarkin för denna modell. Varje 64-kärns EPYC Rom-processor består av åtta Zen 2-åttkärniga chipletter tillverkade vid 7 nm, som konvergerar till en I / O-kontroll tillverkad vid 14 nm. Den här kontrollenheten ansvarar för hanteringen av processorns minne och PCIe-anslutning. Resultatet nämner cachehierarkin, med 512 KB dedicerad L2-cache per kärna och "16 x 16 MB L3-cache. " För Ryzen 7 2700X läser SANDRA L3-cachen som "2 x 8MB L3", motsvarande mängden 8MB L3 per CCX.

Vi rekommenderar att du läser vår artikel om AMD EPYC Rome Performance vs. Intel Cascade Lake i 2S

Med SANDRA som upptäcker “16 x 16 MB L3” för 64-kärniga Rom är det mycket troligt att var och en av 8-kärnans chipletter har två 16 MB L3-cache-delar, och att dess 8 kärnor är uppdelade i två fyrkärniga CCX kärnor med 16 MB L3-cache vardera. Denna duplicering i L3-cachen av CCX kan hjälpa processorer att optimera dataöverföringar mellan chiplet och I / O för att prestera bättre. Detta är särskilt viktigt eftersom I / O-formen styr minnet med sin monolitiska 8-kanals DDR4-minnesstyrenhet.

AMD har gjort djupa förändringar på arkitektonisk nivå med Zen 2, vi måste vänta tills de kommer till försäljning för att se vad alla dessa förbättringar verkligen översätter till, men för tillfället ser det ganska bra ut.

Techpowerup typsnitt

processorer

Redaktörens val

Back to top button